domingo, octubre 30, 2005

Nuevo libro: "Designer's Guide to the Cypress PSoC"

El día sábado 29 llegó procedente del extranjero el libro "Designer's Guide to the Cypress PSoC" del autor Robert Ashby, este libro ha sido publicado hace sólamente un mes en Estados Unidos y ya arrivó aquí, gracias a este libro se complementará el estudio de los Sistemas Embedded de una manera rápida, ordenada y didáctica


viernes, octubre 28, 2005

Feria Vocacional "UPAO abre sus puertas"



Las ferias de orientación vocacional tiene por objetivo la orientación a los estudiantes de colegios para que escojan la carrera profesional a seguir, es por eso que la UPAO organizó este evento durante esta semana y el cual congregaron a estudiantes de colegios de toda la región, entre las actividades que se realizaron: Feria, visita a los ambientes de la universidad, laboratorios, centros de investigación y tutoriales de orientación.

Artículo: "FPGA y el futuro de los sistemas digitales"


Saludos, aqui les posteo un artículo que publiqué hace ya mas de un año sobre lo que son los FPGA:

Futuro de los sistemas digitales - FPGA« en: Marzo 28, 2004, 10:46:35 »

Saludos, quiero compartir algunos conceptos nuevos en el campo de los sistemas digitales que es mi especialidad:Los FPGAs (Field Programmable Gate Arrays):

La lógica digital parte del álgebra de boole, que consiste en un sistema numérico basado en dos valores, y esto constituye la base para cualquier sistema digital por más complicado que sea. Los sistemas digitales podemos encontrarlos en cualquier lugar, desde un minúsculo celular, hasta el mas extenso sistema de computo del mundo.

Hasta hace poco tiempo, los microprocesadores y microcontroladores empezaron a inundar el mercado, ofreciendo un desempeño muy superior cada vez que se desarrollaba un nuevo dispositivo. El problema es que los costos de desarrollo de estos era muy elevado, y por ende, el este desarrollo era exclusivo sólamente para los fabricantes de circuitos integrados, que poseían la tecnología necesaria para el desarrollo, como es el caso de Intel, Texas Instrument, etc.

Si por ejemplo, un diseñador de equipos basado en sistemas digitales solicitaba el diseñó de un circuito integrado (CI) con características especiales, se tenía que consultar al fabricante de CI para saber si podían realizar el trabajo, para esto, el diseñador tenía que ser bien específico, dado que la producción "custom" de un CI tenía que ser mayor a 1 millón de unidades.

Y otro de los inconvenientes era la falta de estandarización en la etapa de diseño, cada fabricante poseía sus reglas para el diseño y fabricación de CIs, por lo que si en una compañia hacias el diseñó de tu CI y te rechazaban el trabajo, tenías que hacer de nuevo el diseño para ser orientado a otra compañía.

Dado este inconveniente, el diseñador de sistemas digitales se vió estancando en este problema por la imposibilidad de realizar CIs de acuerdo a la necesidad de cada sistema digital.

Entonces se hizo estudios relacionados a cómo hacer un CI que sea reconfigurable en hardware y cómo desarrollar un lenguaje el cual sea un estándar e independiente del fabricante de CIs.

Y se empezó a hacer el estudio primeramente del lenguaje, el dapertamento de defensa de los EEUU planteó el VHSIC que vendría a sentar las bases fundamentales del lenguaje VHDL, uno de los lenguajes estándares para la especificación de un circuito integrado.

Ya con el avance de la tecnología: técnicas de fabricación y la miniaturización de componentes, se fué desarrollando unos dispositivos que contenían compuertas lógicas y se podían interconectar eléctricamente de modo que podían realizar una función lógica (PAL).

Luego se fueron desarrollando los CPLD, unos dispositivos que tienen un "mapa de compuertas", y eran reconfigurables y borrados eléctricamente. Con estos dispositivos, ya era posible hacer sistemas digitales especificados en lenguage HDL y compilarlos para ser programados en éstos dispositivos, lográndose la disminución de una cantidad importante de circuitos integrados dentro de una aplicación específica.

El FPGA fué desarrollado por la compañia Xilinx Corp., el cual usando el diseño de un CPLD, y uniendo otras tecnologías, creó un dispositivo capaz de albergar millones de compuertas lógicas, lo que vendría a ser un FPGA, actualmente el dispositivo FPGA más largo que se ha desarrollado es uno que tiene 30 millones de compuertas, según un especialista de Xilinx, con esa cantidad de compuertas se puede colocar mas de dos procesadores pentium dentro de una FPGA.

Existen muchas ventajas en el uso de un FPGA, la más importante es sin lugar a dudas el "hardware reconfigurable", al poseer esto, por ejemplo, una computadora se reconfiguraría para una aplicación en especial para obtener un mejor desempeño, asi como otras aplicaciones, lo que no se puede realizar con una computadora con un procesador que tiene un procesador de arquitectura fisica no configurable.

Con esto, el diseñador de software además de desarrollar la aplicación, especificaría cómo debe de trabajar el procesador de modo de obtener la mayor eficiencia.

Una de las mayores desventajas en el diseño con hardware reconfigurable es el alto costo de cada dispositivo FPGA, pero a medida que va pasando el tiempo y creando nuevas tecnologías para la reducción de costos, el futuro del FPGA es muy promisorio, inclusive, en la última exploración a Marte, la agencia aeroespacial NASA empleó dispositivos FPGA para el cerebro de los vehículos de exploración.

Kalun Lau
Ingeniero Electrónico - CIP 76715
Trujillo - PERU

Fotos en vivo!

Saludos, aqui posteo algunas fotos de estudiantes de la carrera en plenas faenas academicas
Image hosted by Photobucket.com

Image hosted by Photobucket.com

jueves, octubre 27, 2005

ELECCIONES DE DIRECTIVA IEEE UPAO 2006

Estimados miembros de la Rama Estudiantil IEEE de la Universidad Privada Antenor Orrego.Como lo pide el vigente estatuto de la rama, la junta directiva 2005 debe convocar a elecciones para la conformación de la junta directiva para el año 2006.

A continuación se muestra el cronograma a seguir para las elecciones de la Rama IEEE UPAO 2006.


Convocatoria e inscripciones de las listas postulantes: a partir de la fecha hasta el 05/11/05


Presentación de plan de trabajo: desde 06/11/05 hasta 14/11/05


Exposición de plan de trabajo: 18/11/05


Votaciones: 19/11/05


Ceremonia de relevo y juramentación de nueva directiva: 25/11/05


La asistencia a la exposición de los planes de trabajo de las listas postulantes es obligatoria para los todos los miembros de la Rama, caso contrario no podrán participar de las votaciones.


Para participar como lista postulante, acercarse a la Rama Estudiantil IEEE UPAO o enviar un mail a sb.upao@ieee.org, con asunto: Lista Postulante a Directiva IEEE UPAO 2006.
Las listas deberán estar formadas por 4 personas que deberán cubrir los cargos de:


PRESIDENTE
VICEPRESIDENTE
SECRETARIO
TESORERO

CREACION DEL CAPITULO DE COMPUTACION EN LA RAMA ESTUDIANTIL IEEE UPAO


La Sociedad de Computación del IEEE, el día 10 de Octubre ha establecido oficialmente el Capitulo de Computación en la Rama Estudiantil IEEE UPAO.


El Capitulo de Computación es uno de los 44 Capítulos Técnicos con los que cuenta el IEEE a nivel mundial, el Web site de esta Sociedad Técnica es www.computer.org , aquí los miembros de este capitulo pueden encontrar una diversidad de información, entre los cuales tenemos:

· La Biblioteca Digital de la Sociedad de Computación
· Educación a Distanciaron cursos on line, cisco, oracle, Microsoft, etc.
· Concursos de Desarrollo, con grandes premios.
· Revistas Mensuales

domingo, octubre 23, 2005

viernes, octubre 21, 2005

VII Semtec 2005 - Día Jueves 20 de Octubre

Algunas fotografías del día 20 de Octubre







miércoles, octubre 19, 2005